仅对英特尔可见 — GUID: dbs1495063883047
Ixiasoft
1. 系统调试工具概述
2. 使用Signal Tap逻辑分析仪进行设计调试
3. Quick Design Verification with Signal Probe
4. 使用外部逻辑分析器进行在系统调试(In-System Debugging Using External Logic Analyzers)
5. 存储器和常量的在系统修改(In-System Modification of Memory and Constants)
6. 使用In-System Sources and Probes进行设计调试
7. 使用System Console分析和调试设计
8. 调试收发器链路
9. Intel® Quartus® Prime Pro Edition用户指南调试工具存档
A. Intel® Quartus® Prime Pro Edition用户指南
2.1. Signal Tap逻辑分析仪
2.2. Signal Tap Logic Analyzer任务流程概述
2.3. 配置Signal Tap Logic Analyzer
2.4. 定义触发器
2.5. 编译设计
2.6. 对目标器件或者器件编程
2.7. 运行Signal Tap Logic Analyzer
2.8. 查看,分析和使用采集的数据
2.9. 使用Signal Tap Logic Analyzer调试部分重配置设计
2.10. 使用Signal Tap Logic Analyzer调试基于模块的设计
2.11. 其他功能
2.12. 设计实例:使用Signal Tap Logic Analyzers
2.13. 自定义触发流程应用示例
2.14. Signal Tap脚本支持
2.15. 使用Signal Tap Logic Analyzer进行设计调试修订历史
7.1. System Console简介
7.2. System Console调试流程
7.3. 与System Console交互的IP内核
7.4. 启动System Console
7.5. System Console GUI
7.6. System Console命令
7.7. 在命令行模式下运行System Console
7.8. System Console服务
7.9. System Console示例和教程
7.10. 板载 Intel® FPGA Download Cable II支持
7.11. 系统验证流程中的MATLAB*和Simulink*
7.12. 不推荐使用的命令
7.13. 使用System Console分析和调试设计修订历史
仅对英特尔可见 — GUID: dbs1495063883047
Ixiasoft
2.4.5.4.1. 基于状态的触发流的存储限定功能
此触发流程描述包含三个触发条件,这些触发条件在单击Start Analysis后的不同时间发生:
State 1: ST1: if ( condition1 ) start_store; else if ( condition2 ) trigger value; else if ( condition3 ) stop_store;
图 53. 使用基于状态的触发流程的存储限定的采集示例
将触发流程应用于图中的示例时:
- 直到Condition 1发生(sample a),Signal Tap logic analyzer才会写入采集缓存。
- 当Condition 2发生时(sample b),logic analyzer计算trigger value命令,并继续写入缓存以完成采集。
- 触发流程在c上指定一个stop_store命令,此命令出现在触发点后的m样本。
- 如果在Condition 3发生之前数据采集完成了填充后采集样本,那么logic analyzer将完成采集并显示波形的内容。在这种情况下,如果填充后计数值<m,那么采集结束。
- 如果Trigger Flow description 1中的post-fill count值> m样本,那么缓存将无限期暂停采集,前提是不重复出现Condition 1来触发logic analyzer再次开始采集数据。
Signal Tap logic analyzer继续计算stop_store和start_store命令,即便在计算触发之后。如果采集暂停,那么点击Stop Analysis以手动停止和强制触发采集。您可以使用计数器值,标志和状态图来帮助您执行触发流程。计数器值,标志和当前状态在数据采集期间实时进行更新。