仅对英特尔可见 — GUID: mhi1440429084444
Ixiasoft
仅对英特尔可见 — GUID: mhi1440429084444
Ixiasoft
1. Intel® Quartus® Prime Standard Edition简介
所作的更新针对于: |
---|
Intel® Quartus® Prime设计套件 20.3 |
本翻译版本仅供参考,如果本翻译版本与其英文版本存在差异,则以英文版本为准。某些翻译版本尚未更新对应到最新的英文版本,请参考本翻译版本仅供参考,如果本翻译版本与其英文版本存在差异,则以英文版本为准。某些翻译版本尚未更新对应到最新的英文版本,请参考英文版本以获取最新信息。 |
本用户指南介绍 Intel® Quartus® Prime Pro Edition设计软件的基本概念和操作,包括GUI和工程结构基础,初始设计规划,Intel FPGA IP的使用和向 Intel® Quartus® Prime Pro Edition移植。该软件为最高级 Intel® Agilex™ , Intel® Stratix® 10, Intel® Arria® 10和 Intel® Cyclone® 10 GX FPGA以及SoC设计提供完整设计环境。
Intel® Quartus® Prime软件GUI支持轻松设计输入,快速设计处理,简单的器件编程以及与其他行业标准EDA工具集成。用户接口使您能专注于设计而非设计工具。模块化Compiler简化了FPGA开发过程并确保花费最少精力获得最高性能。
Intel® Quartus® Prime Pro Edition软件在 Intel® Quartus® Prime Standard Edition各项能力方面进行了扩展,并提供支持最新 Intel® FPGA的独特功能。如选择 Intel Quartus Prime软件版本中所述,选择提供所需器件支持和功能的 Intel® Quartus® Prime软件版本。
Intel® Quartus® Prime Pro Edition软件提供灵活的设计方法,高级综合和支持最新 Intel® FPGA体系结构和分层设计流程。Compiler提供了功能强大且可定制的设计工艺,以能达到芯片中最佳设计实现。以下是 Intel® Quartus® Prime Pro Edition的独有功能:
- Hyper-Aware Design Flow(超感知设计流程)—使用Hyper-Retiming和Fast Forward编译实现 Intel® Agilex™ 和 Intel® Stratix® 10器件中最高性能。
- Intel® Quartus® Prime Pro Edition synthesis(综合)—集成了新的,更严格的语言解析器,可支持所有主要IEEE RTL语言,并具有增强的算法和并行综合能力。添加了对SystemVerilog 2009的支持。
- Hierarchical project structure(分层工程结构)—保留每个设计实例的individual post-synthesis(单独后综合),post-placement(后布局)以及post-place and route(后布局布线)结果。 允许优化而不影响其他分区的布局和布线。
- Incremental Fitter Optimizations(增量式Fitter优化)—逐渐递进运行和优化Fitter阶段。每个Fitter阶段生成详细报告。
- 更快,更准确的I/O布局—规划Interface Planner中的I/O。
- Platform Designer—建立在Platform Designer的系统设计和定制IP集成能力之上。 Intel® Quartus® Prime Pro Edition中的Platform Designer引入了系统互连和IP组件之间的分层隔离。
- Partial Reconfiguration(局部重配置)—部分FPGA重新配置,而其余FPGA继续运行。
- Block-Based Design Flows(基于块的设计流程)—在编译的各个阶段保留并复用设计块。