F-Tile JESD204C Intel® FPGA IP设计实例用户指南

ID 691269
日期 12/13/2021
Public

3.1.4. IOPLL

IOPLL生成的时钟,是生成frame_clklink_clk所需要的时钟。PLL的参考时钟虽然可配置,但是仅限于数据速率/因子为33。
  • 对于支持数据速率24.33024 Gbps的设计实例,frame_clklink_clk的时钟速率是368.64 MHz。
  • 对于支持数据速率32 Gbps的设计实例,frame_clklink_clk的时钟速率是484.848 MHz。