仅对英特尔可见 — GUID: kly1439962834805
Ixiasoft
1. Intel® Stratix® 10精度可调DSP模块概述
2. 模块体系结构概述
3. 操作模式说明
4. 设计考量
5. Intel® Stratix® 10精度可调DSP模块实现指南
6. Native Fixed Point DSP Intel® Stratix® 10 FPGA IP核参考
7. Multiply Adder IP核参考
8. ALTMULT_COMPLEX Intel® FPGA IP核参考
9. LPM_MULT Intel® FPGA IP核参考
10. Native Floating Point DSP Intel® Stratix® 10FPGA IP参考
11. LPM_DIVIDE (Divider) Intel FPGA IP核
12. Intel® Stratix® 10 精度可调DSP块用户指南文档存档
13. Intel® Stratix® 10精度可调DSP块文档修订历史
仅对英特尔可见 — GUID: kly1439962834805
Ixiasoft
3.1.5.2. 18-Bit脉动FIR模式
18-bit脉动FIR模式中,加法器被配置成双44-bit加法器,因此在使用18 x 19 操作模式时,产生7 bits开销,导致结果为37-bit。从而使得16个18 x 19乘法器或8个 Intel® Stratix® 10精度可调DSP模块被联级为脉动FIR结构。
图 15. Intel® Stratix® 10器件的18-Bit脉动FIR模式