仅对英特尔可见 — GUID: kly1440569258906
Ixiasoft
1. Intel® Stratix® 10精度可调DSP模块概述
2. 模块体系结构概述
3. 操作模式说明
4. 设计考量
5. Intel® Stratix® 10精度可调DSP模块实现指南
6. Native Fixed Point DSP Intel® Stratix® 10 FPGA IP核参考
7. Multiply Adder IP核参考
8. ALTMULT_COMPLEX Intel® FPGA IP核参考
9. LPM_MULT Intel® FPGA IP核参考
10. Native Floating Point DSP Intel® Stratix® 10FPGA IP参考
11. LPM_DIVIDE (Divider) Intel FPGA IP核
12. Intel® Stratix® 10 精度可调DSP块用户指南文档存档
13. Intel® Stratix® 10精度可调DSP块文档修订历史
仅对英特尔可见 — GUID: kly1440569258906
Ixiasoft
3.2.2.5. 复数乘法
Intel® Stratix® 10器件支持使用四个 Intel® Stratix® 10精度可调DSP模块的浮点运算单精度复合乘法器。
图 24. 复数乘法运算方程式示例
虚部[(a × d) + (b × c)]在首2个精度可调DSP模块中实现,而实部[(a × c) - (b × d)]在随后2个精度可调DSP模块中实现。
图 25. 复数乘法运算的虚数结果
图 26. 复数乘法运算的实数结果