仅对英特尔可见 — GUID: kly1438149053482
Ixiasoft
1. Intel® Stratix® 10精度可调DSP模块概述
2. 模块体系结构概述
3. 操作模式说明
4. 设计考量
5. Intel® Stratix® 10精度可调DSP模块实现指南
6. Native Fixed Point DSP Intel® Stratix® 10 FPGA IP核参考
7. Multiply Adder IP核参考
8. ALTMULT_COMPLEX Intel® FPGA IP核参考
9. LPM_MULT Intel® FPGA IP核参考
10. Native Floating Point DSP Intel® Stratix® 10FPGA IP参考
11. LPM_DIVIDE (Divider) Intel FPGA IP核
12. Intel® Stratix® 10 精度可调DSP块用户指南文档存档
13. Intel® Stratix® 10精度可调DSP块文档修订历史
仅对英特尔可见 — GUID: kly1438149053482
Ixiasoft
2.10. 定点和浮点运算的输出寄存器Bank
时钟信号上升沿触发74-bit可旁路输出寄存器bank。上电后输出寄存器bank不会复位,且可能保留不需要的数据。可在开始操作之前,置位CLR信号将寄存器清零。
下列精度可调DSP模块信号控制每个精度可调DSP模块中的输出寄存器:
- CLK[2..0]
- ENA[2..0]
- CLR[1]