仅对英特尔可见 — GUID: kly1439880839127
Ixiasoft
1. Intel® Stratix® 10精度可调DSP模块概述
2. 模块体系结构概述
3. 操作模式说明
4. 设计考量
5. Intel® Stratix® 10精度可调DSP模块实现指南
6. Native Fixed Point DSP Intel® Stratix® 10 FPGA IP核参考
7. Multiply Adder IP核参考
8. ALTMULT_COMPLEX Intel® FPGA IP核参考
9. LPM_MULT Intel® FPGA IP核参考
10. Native Floating Point DSP Intel® Stratix® 10FPGA IP参考
11. LPM_DIVIDE (Divider) Intel FPGA IP核
12. Intel® Stratix® 10 精度可调DSP块用户指南文档存档
13. Intel® Stratix® 10精度可调DSP块文档修订历史
仅对英特尔可见 — GUID: kly1439880839127
Ixiasoft
3.1.1.2. 27 × 27独立乘法器
27 x 27独立乘法器模式使用resulta = ay * ax公式。
图 7. Intel® Stratix® 10器件每精度可调DSP模块一个27 × 27独立乘法器模式此模式中,当与chainout加法器或累加器结合时,resulta最高可达64 bits。