仅对英特尔可见 — GUID: kly1439538430519
Ixiasoft
1. Intel® Stratix® 10精度可调DSP模块概述
2. 模块体系结构概述
3. 操作模式说明
4. 设计考量
5. Intel® Stratix® 10精度可调DSP模块实现指南
6. Native Fixed Point DSP Intel® Stratix® 10 FPGA IP核参考
7. Multiply Adder IP核参考
8. ALTMULT_COMPLEX Intel® FPGA IP核参考
9. LPM_MULT Intel® FPGA IP核参考
10. Native Floating Point DSP Intel® Stratix® 10FPGA IP参考
11. LPM_DIVIDE (Divider) Intel FPGA IP核
12. Intel® Stratix® 10 精度可调DSP块用户指南文档存档
13. Intel® Stratix® 10精度可调DSP块文档修订历史
仅对英特尔可见 — GUID: kly1439538430519
Ixiasoft
2.9. 倍加寄存器用于定点运算
通过使能位于输入寄存器bank与累加器反馈路径间的64-bit双倍累加寄存器实现累加器双倍累加。
如果双累加寄存器被使能,则累加器的反馈路径中会增加一个额外的时钟周期延迟。
此寄存器具有与输出寄存器相同的CLK,ENA,和CLR设置。
使能此寄存器,可得到两个使用相同数量精度可调DSP模块的累加器通道。对处理交错符合数据(I, Q)有所帮助。