仅对英特尔可见 — GUID: kly1438149030264
Ixiasoft
1. Intel® Stratix® 10精度可调DSP模块概述
2. 模块体系结构概述
3. 操作模式说明
4. 设计考量
5. Intel® Stratix® 10精度可调DSP模块实现指南
6. Native Fixed Point DSP Intel® Stratix® 10 FPGA IP核参考
7. Multiply Adder IP核参考
8. ALTMULT_COMPLEX Intel® FPGA IP核参考
9. LPM_MULT Intel® FPGA IP核参考
10. Native Floating Point DSP Intel® Stratix® 10FPGA IP参考
11. LPM_DIVIDE (Divider) Intel FPGA IP核
12. Intel® Stratix® 10 精度可调DSP块用户指南文档存档
13. Intel® Stratix® 10精度可调DSP块文档修订历史
仅对英特尔可见 — GUID: kly1438149030264
Ixiasoft
2.6. 定点和浮点运算的加法器或减法器
根据操作模式,可使用的加法器或减法器如下:
- DSP块中,用于两个乘法器间定点加法和减法运算的38-bit加法器。
- 一个浮点运算单精度加法器或减法器。
使用动态SUB端口选择加法器以执行定点运算的加法或减法操作。
操作 | 说明 | SUB信号 |
---|---|---|
加法 | 同一个DSP块中两个乘法器结果相加。 | 0 |
减法 | 同一个DSP块中两个乘法器结果相减。 | 1 |
动态SUB端口不支持浮点运算。