仅对英特尔可见 — GUID: pjs1551323600269
Ixiasoft
4.1. Intel® Agilex™ 高速SERDES I/O概述
4.2. 使用LVDS SERDES Intel FPGA IP实现高速LVDS I/O
4.3. Intel® Agilex™ LVDS SERDES发送器
4.4. Intel® Agilex™ LVDS SERDES接收器
4.5. LVDS SERDES IP初始化和复位
4.6. External PLL模式的 Intel® Agilex™ LVDS接口
4.7. Intel® Agilex™ LVDS SERDES源同步时序预算
4.8. LVDS SERDES IP时序
4.9. LVDS SERDES IP设计实例
仅对英特尔可见 — GUID: pjs1551323600269
Ixiasoft
5.2.2. 仅使用PLL的高速时钟对SERDES提供计时
从PLL生成的高速时钟仅用于对SERDES电路提供时钟。请不要使用高速时钟驱动其他逻辑,因为驱动内核逻辑所允许的频率受到PLL FOUT规范的限制。
关于FOUT规范的详细信息,请参考 Intel® Agilex™ 器件数据表。