仅对英特尔可见 — GUID: xqj1572513057296
Ixiasoft
4.1. Intel® Agilex™ 高速SERDES I/O概述
4.2. 使用LVDS SERDES Intel FPGA IP实现高速LVDS I/O
4.3. Intel® Agilex™ LVDS SERDES发送器
4.4. Intel® Agilex™ LVDS SERDES接收器
4.5. LVDS SERDES IP初始化和复位
4.6. External PLL模式的 Intel® Agilex™ LVDS接口
4.7. Intel® Agilex™ LVDS SERDES源同步时序预算
4.8. LVDS SERDES IP时序
4.9. LVDS SERDES IP设计实例
仅对英特尔可见 — GUID: xqj1572513057296
Ixiasoft
4.8.3. External PLL模式的时序分析
如果使能PLL Settings选项卡中的Use external PLL参数,那么IP生成不会创建PLL输入和输出的时钟设置。必须确保PLL时钟设置是正确的。
一些SERDES约束是从PLL时钟中产生的。因此,必须在LVDS SERDES IP时钟设置之前生成external PLL时钟设置。在工程的.qsf中,确保IOPLL IP的.qip行出现在LVDS SERDES IP的.qip行之前。