仅对英特尔可见 — GUID: oiy1551316002716
Ixiasoft
4.1. Intel® Agilex™ 高速SERDES I/O概述
4.2. 使用LVDS SERDES Intel FPGA IP实现高速LVDS I/O
4.3. Intel® Agilex™ LVDS SERDES发送器
4.4. Intel® Agilex™ LVDS SERDES接收器
4.5. LVDS SERDES IP初始化和复位
4.6. External PLL模式的 Intel® Agilex™ LVDS接口
4.7. Intel® Agilex™ LVDS SERDES源同步时序预算
4.8. LVDS SERDES IP时序
4.9. LVDS SERDES IP设计实例
仅对英特尔可见 — GUID: oiy1551316002716
Ixiasoft
4.4.3.1. Non-DPA模式
non-DPA模式禁用DPA和同步器模块。输入串行数据在I/O PLL产生的串行fast_clock时钟的上升沿上寄存。
由I/O PLL生成的fast_clock时钟对数据重对齐和解串器模块提供时钟。
图 67. Non-DPA模式下的接收器数据通路下图显示了non-DPA数据通路的结构图。