仅对英特尔可见 — GUID: uvz1572938299300
Ixiasoft
4.1. Intel® Agilex™ 高速SERDES I/O概述
4.2. 使用LVDS SERDES Intel FPGA IP实现高速LVDS I/O
4.3. Intel® Agilex™ LVDS SERDES发送器
4.4. Intel® Agilex™ LVDS SERDES接收器
4.5. LVDS SERDES IP初始化和复位
4.6. External PLL模式的 Intel® Agilex™ LVDS接口
4.7. Intel® Agilex™ LVDS SERDES源同步时序预算
4.8. LVDS SERDES IP时序
4.9. LVDS SERDES IP设计实例
仅对英特尔可见 — GUID: uvz1572938299300
Ixiasoft
5.1.5. 同步切换噪声(SSN)
当考虑设计中的SSN影响时,需要对高开关I/O管脚使用差分I/O标准和较低电压I/O标准。将时钟和异步控制信号布局在接地信号附近,并远离大型开关总线。