仅对英特尔可见 — GUID: bpw1550558832688
Ixiasoft
4.1. Intel® Agilex™ 高速SERDES I/O概述
4.2. 使用LVDS SERDES Intel FPGA IP实现高速LVDS I/O
4.3. Intel® Agilex™ LVDS SERDES发送器
4.4. Intel® Agilex™ LVDS SERDES接收器
4.5. LVDS SERDES IP初始化和复位
4.6. External PLL模式的 Intel® Agilex™ LVDS接口
4.7. Intel® Agilex™ LVDS SERDES源同步时序预算
4.8. LVDS SERDES IP时序
4.9. LVDS SERDES IP设计实例
仅对英特尔可见 — GUID: bpw1550558832688
Ixiasoft
2.2.5. 可编程上拉电阻
Intel® Agilex™ 器件支持1.2 V LVCMOS I/O上的可编程上拉电阻。每个I/O管脚在用户模式中提供一个可选的可编程上拉电阻。
默认情况下,对于1.2 V和1.5 V VCCIO_PIO,在未使用的I/O上使能可编程上拉电阻功能。上拉电阻将I/O弱保持在VCCIO_PIO电平。
如果使能弱上拉电阻,则不能使用总线保持功能。