MAX 10时钟和PLL用户指南

ID 683047
日期 2/21/2017
Public
文档目录

2.3.8. PLL外部时钟输出

MAX® 10器件的每个PLL均支持一个单端时钟输出或者一个差分时钟输出。只有C0输出计数器才能驱动专用的外部时钟输出,而无需遍历GCLK。其它输出计数器可以通过GCLK来驱动其它I/O管脚。

图 16. PLL外部时钟输出

差分输出对的每一个管脚的相位差了180°。要在一个管脚对中实现180°反相位管脚, Quartus® Prime要将设计中的一个NOT gate(非门)布置在I/O单元中。

时钟输出管脚对支持下面的I/O标准:

  • 与标准输出管脚相同的I/O标准(在顶部和底部bank中)
  • LVDS
  • LVPECL
  • 差分高速收发器逻辑(HSTL)
  • 差分SSTL

MAX® 10 PLL能够通过GCLK驱动到任何普通I/O管脚。如果不需要外部PLL时钟,那么也能够将外部时钟输出管脚用作通用I/O管脚。