仅对英特尔可见 — GUID: mcn1396007823615
Ixiasoft
3.3.5. 指南:PLL级联
级联PLL时请考虑以下指南:
- 将主PLL设为低带宽来帮助滤波抖动。将辅助PLL设为高带宽来跟踪主PLL的抖动。您可以查阅 Quartus® Prime软件编译报告文件以确保PLL带宽范围没有重叠。如果带宽范围重叠,那么抖动峰值能够出现在级联PLL方案中。
注: 通过使用 Quartus® Prime软件中的TimeQuest Timing Analyzer可以获得PLL确定性抖动和静态相位误差(SPE)的评估。使用SDC命令derive_clock_uncertainty在您的工程目录中生成一个名为PLLJ_PLLSPE_INFO.txt的报告。然后,使用set_clock_uncertainty命令添加抖动和SPE值到您的时钟约束。
- 保持辅助PLL处于复位状态,直到主PLL已经锁定以确保辅助PLL上的相位设置是正确的。
- 您不能将一个级联方案中的任何PLL的任何inclk端口连接到此级联方案中的PLL的时钟输出。
相关信息