仅对英特尔可见 — GUID: lbl1465600497937
Ixiasoft
10.5.1. ebfm_barwr规程
10.5.2. ebfm_barwr_imm处理过程
10.5.3. ebfm_barrd_wait处理过程
10.5.4. ebfm_barrd_nowt处理过程
10.5.5. ebfm_cfgwr_imm_wait处理过程
10.5.6. ebfm_cfgwr_imm_nowt处理过程
10.5.7. ebfm_cfgrd_wait处理过程
10.5.8. ebfm_cfgrd_nowt处理过程
10.5.9. BFM配置处理过程
10.5.10. BFM共享存储器访问处理过程
10.5.11. BFM日志和消息处理过程
10.5.12. Verilog HDL格式化函数
仅对英特尔可见 — GUID: lbl1465600497937
Ixiasoft
6.1.6.4. Hard IP重配置
Hard IP Reconfiguration接口是一个具有21位地址和8位数据总线的Avalon-MM从接口。可使用该总线动态修改运行中只读配置寄存器的值。
请注意,热复位或冷复位后,会丢失通过Hard IP重配置接口对Hard IP所做的更改,因为这些寄存器将恢复为默认值。
如果使能了PCIe Link Inspector,则不支持通过Hard IP Reconfiguration接口的访问。Link Inspector只使用Hard IP Reconfiguration接口,Link Inspector和导出到此IP顶层的Hard IP Reconfiguration接口之间没有仲裁。
信号 |
方向 |
描述 |
---|---|---|
hip_reconfig_clk | 输入 |
重配置时钟。该时钟的频率范围为100-125 MHz。 |
hip_reconfig_rst_n | 输入 |
此接口的低电平有效Avalon-MM复位。 |
hip_reconfig_address[20:0] | 输入 |
21‑bit重配置地址。 Hard IP重配置功能使能后,可对hip_reconfig_address[20:0]位编程。 有些位在H-Tile和L-Tile中具有相同功能:
有些位在H-Tile和L-Tile中具有不同功能: 对于H-Tile:
对于L-Tile:
|
hip_reconfig_read | 输入 |
读信号。此接口未流水线化。开始另一个读操作之前,必须等待hip_reconfig_readdata[7:0]从当前读操作返回。 |
hip_reconfig_readdata[7:0] | 输出 |
8‑bit读数据。在hip_reconfig_read置位之后的第三个周期,hip_reconfig_readdata[7:0]有效。 |
hip_reconfig_readdatavalid | 输出 | 置位后,hip_reconfig_readdata[7:0]上的数据有效。 |
hip_reconfig_write | 输入 |
写信号。 |
hip_reconfig_writedata[7:0] | 输入 |
8‑bit写模型。 |
hip_reconfig_waitrequest | 输出 | 置位后,表示IP核尚未准备回应请求。 |
相关信息