仅对英特尔可见 — GUID: elb1503616481545
Ixiasoft
10.5.1. ebfm_barwr规程
10.5.2. ebfm_barwr_imm处理过程
10.5.3. ebfm_barrd_wait处理过程
10.5.4. ebfm_barrd_nowt处理过程
10.5.5. ebfm_cfgwr_imm_wait处理过程
10.5.6. ebfm_cfgwr_imm_nowt处理过程
10.5.7. ebfm_cfgrd_wait处理过程
10.5.8. ebfm_cfgrd_nowt处理过程
10.5.9. BFM配置处理过程
10.5.10. BFM共享存储器访问处理过程
10.5.11. BFM日志和消息处理过程
10.5.12. Verilog HDL格式化函数
仅对英特尔可见 — GUID: elb1503616481545
Ixiasoft
11.2.1.1. 使能 PCIe* Link Inspector
在参数编辑器的Configuration Debug and Extension Options选项卡上使能 PCIe* Link Inspector。同时必须开启如下参数以使用 PCIe* Link Inspector:
- Enable transceiver dynamic reconfiguration
- Enable dynamic reconfiguration of PCIe read-only registers
- Enable Native PHY, LCPLL, and fPLL ADME for Transceiver Toolkit
使用PCIe IP顶层中 PCIe* Link Inspector访问底层链路状态信息,如LTSSM,XCVR以及PLL信息,可使能Enable PCIe Link Inspector AVMM Interface选项。以支持从进行链路级调试的pli_avmm_*端口提取信息,且无需JTAG访问。此可选调试功能需要构建定制逻辑以读写 PCIe* Link Inspector数据。
注: 如果使能Enable PCIe Link Inspector选项,则IP GUI仅显现Enable PCIe Link Inspector AVMM Interface选项。
信号名称 | 方向 | 描述 |
---|---|---|
pli_avmm_master_clk | 输入 | Avalon® -MM定义的接口的时钟 |
pli_avmm_master_reset | 输入 | Active-low Avalon® -MM复位 |
pli_avmm_master_write | 输入 | 写信号 |
pli_avmm_master_read | 输入 | 读信号 |
pli_avmm_master_address[19:0] | 输入 | 20-bit地址 |
pli_avmm_master_writedata[31:0] | 输入 | 32-bit写数据 |
pli_avmm_master_waitrequest | 输出 | 置位后,该信号显示IP核尚未准备回应请求。 |
pli_avmm_master_readdatavalid | 输出 | 置位后,该信号表示 pli_avmm_master_readdata[31:0]上的数据有效。 |
pli_avmm_master_readdata[31:0] | 输出 | 32位读数据总线。 |
图 78. 使能Intel L-/H-Tile Avalon-MM for PCI Express IP中的Link Inspector

默认情况下,所有这些参数都是禁用的。
对于设计实例生成,有JTAG-to- Avalon® Bridge实例被连接到已导出的pli_avmm_*端口,因而可通过JTAG读取所有链路信息。JTAG-to- Avalon® Bridge实例通过JTAG验证pli_avmm_*端口。如无设计实例生成,则JTAG-to- Avalon® Bridge实例不会出现。