仅对英特尔可见 — GUID: nik1410565035091
Ixiasoft
10.5.1. ebfm_barwr规程
10.5.2. ebfm_barwr_imm处理过程
10.5.3. ebfm_barrd_wait处理过程
10.5.4. ebfm_barrd_nowt处理过程
10.5.5. ebfm_cfgwr_imm_wait处理过程
10.5.6. ebfm_cfgwr_imm_nowt处理过程
10.5.7. ebfm_cfgrd_wait处理过程
10.5.8. ebfm_cfgrd_nowt处理过程
10.5.9. BFM配置处理过程
10.5.10. BFM共享存储器访问处理过程
10.5.11. BFM日志和消息处理过程
10.5.12. Verilog HDL格式化函数
仅对英特尔可见 — GUID: nik1410565035091
Ixiasoft
11.1.1. Polling.Active状态后仿真进程失败
如果PIPE仿真在Detect.Quiet,Detect.Active与Polling.Active LTSSM状态之间循环,则PIPE接口宽度可能不正确。对于 Intel® Stratix® 10器件,DUT顶层PIPE接口宽度为32比特。