仅对英特尔可见 — GUID: ili1553670097731
Ixiasoft
1.2.4. 差分I/O管脚
注: 英特尔建议您创建一个 英特尔® Quartus® Prime设计,输入您的器件I/O分配并编译设计。 英特尔® Quartus® Prime软件将会根据I/O分配和布局规则对管脚连接进行检查。这些规则因不同器件而异,这取决于器件密度、封装、I/O分配、电压分配以及其他未在本文档或器件手册中充分说明的因素。
管脚名称 | 管脚功能 | 管脚描述 | 连接指南 |
---|---|---|---|
DIFF_RX[2][A,B,C,D,E,F][1:24][p,n] DIFF_RX[3][A,B,C,D,E,F][1:24][p,n] |
I/O,RX通道 | 这些是GPIO bank上的SERDES接收器通道。如果没有在SERDES实现中使用这些管脚,那么这些管脚可用作用户I/O管脚。 受支持的I/O标准:
这些管脚支持可编程的上拉电阻。有关详细信息,请参考 英特尔® Agilex™ 器件数据表。 关于受支持管脚的详细信息,请参考器件管脚说明(device pin-out)文件。 |
按照 英特尔® Quartus® Prime软件中的定义连接未使用的管脚。 |
DIFF_TX[2][A,B,C,D,E,F][1:24][p,n] DIFF_TX[3][A,B,C,D,E,F][1:24][p,n] |
I/O,TX通道 | 这些是GPIO bank上的SERDES发送器通道。如果没有在SERDES实现中使用这些管脚,那么这些管脚可用作用户I/O管脚。 受支持的I/O标准:
这些管脚支持可编程的上拉电阻。有关详细信息,请参考 英特尔® Agilex™ 器件数据表。 关于受支持管脚的详细信息,请参考器件管脚说明(device pin-out)文件。 |
按照 英特尔® Quartus® Prime软件中的定义连接未使用的管脚。 |