信号和电源完整性支持中心
信号完整性和电源完整性支持中心提供有关如何使用 Agilex™ 7、Agilex™ 5、Stratix® 10、Arria® 10、Arria® V、Cyclone® 10 GX、Cyclone® 10 LP、Cyclone® V、Cyclone® IV、MAX® 10 MAX® V 设备确保高速设计中的信号完整性和电源完整性的信息。 有关 Agilex™ 设备的其他资源,请参阅下面列出的专用 Agilex 引导式旅程。
Agilex 7 和 Agilex™ 5 设备的系统架构引导式旅程
设计中心为呈现关键关键资源和文档的标准开发流程提供了分步引导式旅程。
工具和模型
- FPGA设备的 IBIS 模型
- 适用于FPGAs的 SPICE 型号
- EDA 工具支持资源中心
- FPGA 开发套件为收发器和FPGA工作负载提供了各种连接器接口,以满足应用程序需求。
- 访问 电路板开发人员中心 ,查看适用于FPGA设计的所有工具和模型。
电路板设计 - 外部内存接口指南
电路板设计 - 收发器指南
- Agilex™ 7 设备家族高速串行接口信号完整性设计指南
- Agilex™ 5 FPGAs和 SoC PCB 设计指南(HSSI、EMIF、MIPI、True T差分、PDN)
- AN 528:PCB 电介质材料选择和高速通道路由上的玻纤编织效应
- AN 529:通过优化技术的高速通道设计
- AN 530:优化由高速通道设计中表面贴装盘导致的阻抗间断性
- AN 596:10 Gbps 连接器的建模和设计注意事项
- AN 651:超过 10 Gbps 的高密度串行通道设计的 PCB 分路布线
- AN 672:高 Gbps 数据速率传输的收发器链路设计指南
- AN 678:在 Stratix® V 收发器中使用信号调节电路进行高速链路调整
- AN 684:100 Gbps - CFP2 接口设计指南
- AN 689:使用 SFF-8431 协议进行高速通道设计
- AN 766:Stratix® 10 器件高速信号接口布局设计指南
- 为多千兆位通道设计的铜表面粗糙度建模
更多视频
标题 |
说明 |
---|---|
了解如何在高级链路分析器中使用 Arria® 10 收发器 IBIS-AMI 模型执行信号完整性仿真。此外,该视频还介绍了眼图报告。 |
电源完整性
功耗管理资源中心
Altera 使用先进的制程技术开发 FPGAs、SoC 和 CPLD,提供快速性能和高逻辑密度。电源管理资源中心帮助您:
- 了解规划系统设计时的功耗注意事项。
- 估算整个设计流程中的电源要求。
- 使用领先的电源 IC 公司的解决方案来管理和满足电源要求。
功耗分析和估算工具
早期功耗估算器 (EPE) 和功耗分析器 | PowerPlay 功耗分析器支持资源 | 电源分配网络 |
---|---|---|
估算从概念到实现的功耗。 | 使用功耗分析器工具获取帮助。 | 设计工具配合FPGAs使用来优化板级 PDN。 |