Cyclone® V SE SoC FPGA
Cyclone® V SE FPGA 集成了 ARM® Cortex®-A9 MPCore 处理器系统,针对 614 Mbps 至 3.125 Gbps 收发器应用,优化实现了低系统成本和功耗。
Cyclone® V SE SoC FPGA
优势
以更低的功耗、更少的设计时间和更低的成本实现更多的功能
基于台积电 28 纳米低功耗 (28LP) 工艺技术,包括丰富的硬核知识产权 (IP) 模块,使您能够实现差异化和更多功能。
逻辑集成和差异化功能
它提供一个 8 输入自适应逻辑模块 (ALM) 和精度可调数字信号处理 (DSP) 模块,可支持高达 13.59 兆位 (Mb) 的嵌入式内存。
集成 ARM® Cortex®-A9 MPCore 处理器的硬核处理器系统 (HPS)
在单个 Cyclone® V 片上系统 (SoC) 中紧密集成了双核 ARM® Cortex®-A9 MPCore 处理器、硬核 IP 和 FPGA。它支持超过 128 Gbps 的峰值带宽,在处理器和 FPGA 架构之间集成了数据一致性。
应用

下一代驱动器的能效
满足复杂性和性能要求:快速控制回路;DSP 和计算性能,支持多种工业以太网 (IE) 协议,多轴控制的可扩展性及集成驱动系统。通过可扩展性、灵活性、硬件和设计复用,以及支持功能安全 IP 和工具流程缩短上市时间:在安全认证流程中最多可节省 24 个月时间。

IP 闭路电视监控
能够处理传感器接口(用于并行连接或高速串行连接的无粘接接口)、整个图像传感器流水线 (ISP)、宽动态范围 CMOS 传感器的独特图像处理、摇摄和俯仰的优化电机控制、片上视频压缩、扩展、分析、以太网控制器,以及连接片外编码器或用于广播、模拟或 IP 摄像头市场的 PHY 设备的能力。

高清 (HD) IP 摄像头
下一代高清 IP 摄像头将 DSP (图像处理)和 FPGA (高清视频分析)集成到单个 SoC FPGA 芯片中,实现宽动态范围的高清 1080p 视频分析。高清视频分析可在其中一个 FPGA 架构中加入额外逻辑的 ARM 内核上运行。在这种情况下,SoC FPGA 中的图像信号处理将添加宽动态范围。
主要功能
嵌入式内存块
- M10K:具有软纠错码 (ECC) 的 10 千位 (Kb) 内存块。
- 内存逻辑阵列块 (MLAB):640 位分布式 LUTRAM,最多可将 25% 的 ALM 用作 MLAB 内存。
通用 I/O
- 875 兆位每秒 (Mbps) 的低压差分信号 (LVDS) 接收器和 840 Mbps 的 LVDS 发射器。
- 400 MHz/800 Mbps 外部内存接口。
- 片上终端 (OCT)。
- 支持 3.3 V 电压,驱动强度高达 16 mA。
外部内存接口
在 Cyclone® V SoC 设备上,HPS 中的额外硬核内存控制器支持 DDR3、DDR2 和 LPDDR2 SDRAM 设备。
硬处理器系统 (HPS)
HPS 由双核 Arm* Cortex* -A9 MPCore* 处理器、一组丰富的外设和共享多端口 SDRAM 内存控制器组成。