仅对英特尔可见 — GUID: oku1506981893686
Ixiasoft
2.1. 何时使用Netlist Viewer:分析设计问题
2.2. 使用Netlist Viewers的 Intel® Quartus® Prime设计流程
2.3. RTL Viewer概述
2.4. Technology Map Viewer概述
2.5. Netlist Viewer用户接口
2.6. 原理图视图
2.7. 交叉探查Source Design File和其他 Intel® Quartus® Prime Windows
2.8. 从其他 Intel® Quartus® Prime窗口交叉探查Netlist Viewer
2.9. 查看时序路径
2.10. 优化设计网表修订历史
2.6.1. 以多选项卡视图显示原理图
2.6.2. 原理图符号
2.6.3. 在Schematic View中选择项目
2.6.4. Schematic View中的快捷菜单命令
2.6.5. 原理图中进行过滤
2.6.6. 在Schematic View中查看节点内容
2.6.7. 在Schematic View中移动节点
2.6.8. 在Technology Map Viewer中查看LUT表达
2.6.9. 缩放控制
2.6.10. Bird's Eye View导览
2.6.11. 原理图分页
2.6.12. 关注原理图页面中的网络
2.6.13. 维护Resource Property Viewer中的选择
5.6.5.1. 优化源代码
5.6.5.2. 改善Register-to-Register时序
5.6.5.3. 物理综合优化
5.6.5.4. 关闭Extra-Effort Power优化设置
5.6.5.5. 优化关于速度而非面积的综合
5.6.5.6. 综合期间展开层级结构
5.6.5.7. Synthesis Effort设置为High
5.6.5.8. 复制用于扇出控制的寄存器
5.6.5.9. 防止Shift Register推断
5.6.5.10. 使用Synthesis Tool中的其他可用综合选项
5.6.5.11. Fitter Seed
5.6.5.12. 将Router Timing Optimization设置为Maximum
6.3.1. 在Chip Planner中查看Logic Lock区域之间的连接
6.3.2. Logic Lock区域
6.3.3. Logic Lock区域的属性
6.3.4. Intel® Quartus® Prime Standard Edition和 Intel® Quartus® Prime Pro Edition间的约束移植
6.3.5. 创建Logic Lock区域
6.3.6. 定制Logic Lock区域的形状
6.3.7. 将器件资源放入Logic Lock区域
6.3.8. 层次型区域
6.3.9. 其他 Intel® Quartus® Prime Logic Lock设计功能
6.3.10. Logic Lock区域窗口
6.3.11. 插入区域(Snapping to a Region)
仅对英特尔可见 — GUID: oku1506981893686
Ixiasoft
6.2.1. 查看设计连接性和层次结构
默认情况下,打开已编译设计时,Design Partition Planner将设计显示为单个顶层实体,其中包含底层实体。如果已打开,设计显示为其最后的状态。
图 51. Design Partition Planner中的顶层实体

- 要显示实体间的连接性,可将顶层实体拖动到周围空白处,或右键点击实体并单击快捷菜单上的Extract from Parent,以从顶层实体中抽取实体。
抽取实体时,Design Partition Planner绘制实体间的连接束,并显示实体对之间的连接数。图 52. 分区设计的连接束
- 要定制连接束外观或设置连接计数的阈值,请点击View > Bundle Configuration,并在Bundle Configuration对话框中设置必要的选项。
- 查看包含失败路径的连接束,请打开Timing Analyzer,然后在Design Partition Planner中单击View > Show Timing Data。包含失败路径的连接束,以及具有节点驻留在失败路径上的实体均以红色显示。
- 查看束中连接的详细信息,请右键单击连接束然后单击Bundle Properties以打开Bundle Properties对话框。
- 要在连接性显示模式和层次显示模式间切换,可单击View > Hierarchy Display。或者,在任意实体的左上角点击并按住层次图标
可临时切换到层次显示模式。