仅对英特尔可见 — GUID: mwh1409960159336
Ixiasoft
2.1. 何时使用Netlist Viewer:分析设计问题
2.2. 使用Netlist Viewers的 Intel® Quartus® Prime设计流程
2.3. RTL Viewer概述
2.4. Technology Map Viewer概述
2.5. Netlist Viewer用户接口
2.6. 原理图视图
2.7. 交叉探查Source Design File和其他 Intel® Quartus® Prime Windows
2.8. 从其他 Intel® Quartus® Prime窗口交叉探查Netlist Viewer
2.9. 查看时序路径
2.10. 优化设计网表修订历史
2.6.1. 以多选项卡视图显示原理图
2.6.2. 原理图符号
2.6.3. 在Schematic View中选择项目
2.6.4. Schematic View中的快捷菜单命令
2.6.5. 原理图中进行过滤
2.6.6. 在Schematic View中查看节点内容
2.6.7. 在Schematic View中移动节点
2.6.8. 在Technology Map Viewer中查看LUT表达
2.6.9. 缩放控制
2.6.10. Bird's Eye View导览
2.6.11. 原理图分页
2.6.12. 关注原理图页面中的网络
2.6.13. 维护Resource Property Viewer中的选择
5.6.5.1. 优化源代码
5.6.5.2. 改善Register-to-Register时序
5.6.5.3. 物理综合优化
5.6.5.4. 关闭Extra-Effort Power优化设置
5.6.5.5. 优化关于速度而非面积的综合
5.6.5.6. 综合期间展开层级结构
5.6.5.7. Synthesis Effort设置为High
5.6.5.8. 复制用于扇出控制的寄存器
5.6.5.9. 防止Shift Register推断
5.6.5.10. 使用Synthesis Tool中的其他可用综合选项
5.6.5.11. Fitter Seed
5.6.5.12. 将Router Timing Optimization设置为Maximum
6.3.1. 在Chip Planner中查看Logic Lock区域之间的连接
6.3.2. Logic Lock区域
6.3.3. Logic Lock区域的属性
6.3.4. Intel® Quartus® Prime Standard Edition和 Intel® Quartus® Prime Pro Edition间的约束移植
6.3.5. 创建Logic Lock区域
6.3.6. 定制Logic Lock区域的形状
6.3.7. 将器件资源放入Logic Lock区域
6.3.8. 层次型区域
6.3.9. 其他 Intel® Quartus® Prime Logic Lock设计功能
6.3.10. Logic Lock区域窗口
6.3.11. 插入区域(Snapping to a Region)
仅对英特尔可见 — GUID: mwh1409960159336
Ixiasoft
2.6.6. 在Schematic View中查看节点内容
在RTL Viewer和Technology Map Viewer中,可查看节点的内容以了解实际实现详情。
可查看LUT,寄存器和逻辑门控。还可在RTL Viewer或Technology Map Viewer中查看具体器件中RAM和DSP块的实现。在Technology Map Viewer中,可查看原语的内容以了解其实际实现详情。
图 6. Wrapping和Unwrapping对象如果可打开(unwrap)实例内容,则原理图中目标对象的右上角出现一个加号。要收起内容(以及恢复压缩模式),单击已打开实例右上角中的减号。

注: 原理图视图中,原子实例中的内部信息不可作为单个节点进行选择。任何内部细节上的任何鼠标操作都视作在原子实例上的鼠标操作。
图 7. 与层次外连接的节点某些情况下,所选实例与原理图中层次可视级别以外的某些内容相连接。该情况下,网络显示为虚线。双击虚线展开视图显示连接目标。

图 8. 显示层次中的网络在网络连接到层次外实例的情况下。可选择网络并展开节点查看目标端口。

图 9. 显示连接性详细信息可选择一个总线端口或总线管脚并单击工程相应菜单中的Connectivity Details。

可双击Connectivity Details窗口中的目标快速导航到对应内容。如果出现加号,则可在视图中进一步展开目标对象。该功能有助于在复杂网表中追踪信号。