仅对英特尔可见 — GUID: nkc1488904847754
Ixiasoft
2.4.2.1. 高速时钟域(High-Speed Clock Domains)
2.4.2.2. 重构环路(Restructuring Loops)
2.4.2.3. 控制信号反压(Control Signal Backpressure)
2.4.2.4. 使用FIFO状态信号的流程控制
2.4.2.5. 包含skid缓冲器的流程控制
2.4.2.6. Read-Modify-Write存储器
2.4.2.7. 计数器和累加器
2.4.2.8. 状态机
2.4.2.9. 储存器
2.4.2.10. DSP模块
2.4.2.11. 一般逻辑
2.4.2.12. 求模与除法
2.4.2.13. 复位
2.4.2.14. 硬件重用
2.4.2.15. 算法要求
2.4.2.16. FIFO
2.4.2.17. 三元加法器(Ternary Adders)
5.2.1. 不足的寄存器(insufficient Registers)
5.2.2. 短路径/长路径(short path/long path)
5.2.3. 快进限制(Fast Forward Limit)
5.2.4. 环路(loop)
5.2.5. 每个时钟域一个关键链
5.2.6. 相关时钟组中的关键链
5.2.7. 复杂的关键链
5.2.8. 延伸到可定位的节点
5.2.9. 域边界入口和域边界出口(Domain Boundary Entry and Domain Boundary Exit)
5.2.10. 包括双时钟存储器的关键链
5.2.11. 关键链比特和总线
5.2.12. 延迟线
仅对英特尔可见 — GUID: nkc1488904847754
Ixiasoft
2.4.2.1.1. 可视化时钟网络
运行Fitter后,在Chip Planner中可视化时钟网络实现。Chip Planner显示源时钟管脚位置,时钟布线,时钟树大小和时钟扇区边界(clock sector boundary)。使用这些视图进行调整并减少总时钟树大小。
在Chip Planner中可视化设计时钟网络:
- 打开一个工程。
- 在Compilation Dashboard上,点击Fitter,Early Place,Place,Route或者Retime来运行Fitter。
- 在Tasks窗格上,双击Chip Planner。Chip Planner加载器件选项并显示彩色编码的芯片资源。
- 在Chip Planner Tasks窗格上,点击Report Clock Details。Chip Planner高亮显示时钟管脚位置,布线和扇区边界。点击Clock Details Report下的单元以显示单元的常规和扇出详细信息。
- 要可视化时钟扇区边界,点击Layers Settings标签,然后使能Clock Sector Region。绿线表示每个扇区的边界。
图 59. Chip Planner中的时钟网络
图 60. Chip Planner中的时钟扇区边界
