Quartus® Prime 设计软件
直观的高性能设计环境。从设计输入和合成到优化、验证和模拟,Quartus® Prime 设计软件借助数百万个逻辑元件大幅增强设备的功能,为设计师提供把握新一代设计机遇所需的理想平台。
设计 Altera® FPGA、SoC 和 CPLD 所需的一切
观看视频,了解如何利用 Quartus Prime 设计软件进行设计。
版本 25.1 中的新功能
Agilex 设备支持
- 增加了对 Agilex™ 3 FPGA C 系列的支持。
- 为 Agilex™ 5 FPGA 设备提供额外支持。
- 为 Agilex™ 7 FPGAs F、I 和 M 系列提供更多设备支持。
增强
- Nios V/g 内核中的性能提升。
- 采用 Nios V/c 内核,面积减小 8%。
- Ashling RiscFree VS Code 扩展 – 在 VS Code 中使用 Nios® V 进行开发。
- TinyML 示例设计 – 将机器学习添加到FPGA设计中。
- Linux 参考设计 – 用于 Linux 开发的标准版和常规版。
- Xen 管理程序支持 – 运行虚拟化FPGA应用程序。
- RTOS 支持 – 现在支持 Zephyr 和裸机;FreeRTOS 即将推出。
- 安装程序改进 – 通过并行安装和动态组件选择实现更快、更灵活的设置,以减少设置时间并优化磁盘空间。
- 流调试 – 具有高效实时数据传输的高速硬件调试,可通过 Signal Tap (STP) 进行配置。
- Quartus Prime Pro 25.1 – 引入了原生 Altera AXI4 总线功能模型 (BFM),以提高仿真性能和轻松集成,只需最少的更改即可实现无缝过渡。
- 改进的收发器协议 IP 仿真 – 增强了对 PCIe、以太网、Serial Lite 和 JESD 等协议的支持,以太网和 PCIe 的测试版为 25.1,仿真和验证速度提升了高达 50%。
其他功能和改进
- 适用于 Quartus Prime 设计套件 (QPDS) 的容器化映像:可从 Docker Hub 获取,以便更轻松地进行部署并实现云兼容性。
- 静态时序分析改进 – 故障分类更清晰的智能设计收敛,时序和设计助手结果分离的新摘要,支持相对 SDC 文件路径以提高可移植性,以及通过翻转率调整实现精细的 MTBF 控制。
- RAM 推理改进 – 增强了合成支持,包括简单四端口 RAM 的自动推理和对字节启用配置(5、8、9 和 10 位)的全面支持,可实现精确控制以在一个字内写入单个字节。
- 增强了节点查找器搜索筛选器,以包含各种接口类型,从而加快搜索查询速度。
FPGA AI Suite 版本 25.1 的新特性
设备和开发平台支持:
- Agilex™ 3 Beta 支持
- 使用 Agilex™ 5 作为 arch 配置文件FPGA目标设备,从 AI Suite 生成推理 IP。
- Agilex™ 5 FPGA E 系列 065B 模块化开发套件设计支持示例。
- 以 ARM 为主机的 SoC 示例设计。
- 无主机 JTAG 连接示例设计。
- 支持仅限于 Quartus Prime 专业版的 2 年。
FPGA AI Suite 功能和改进
- 与 AI 推理 IP 集成的新布局转换 – 支持折叠和运行时可配置性。
- 性能估算器获取用户输入的可用外部内存带宽。
- 之前的性能估算器假定用户无法调整的内存带宽。
- 对于设计小型设备(如 Agilex 5/3)内存带宽有限的用户非常有用。
- FPGA AI Suite 25.1 移至 OpenVINO 2024.6。
AI 模型、工具和品牌更新
- YoloV7 模型支持。
- 以高精度和速度识别和定位图像或视频中的对象。用于工业质量控制、监控、机器人等。
- Altera 品牌重塑。
- RPM 和 DEB 软件包现在是“altera-fpga-ai-suite-<version>”。
- AI Suite 现在安装到 '/opt/altera' 中,而不是 '/opt/intel'。
版本 25.1 中 FPGA IP 的新特性
Agilex™ 3 IP 简介
- 通过高压、高速接口提供灵活的 I/O 支持 - MIPI D-PHY,1.25 Gbps LVDS。
- 强大的数据传输功能 - 12.5Gbps 收发器、PCIe 3.0 和 10GE + 1GE 低延迟 MAC 硬 IP。
- 使用 sSGDMA IP 管理非连续内存位置之间的数据传输,而不会产生 CPU 开销。
- 使用 SerialLite IV 为各种应用程序进行高速、低延迟的数据传输。
- 跨网络设备的精确定时同步,支持 TSE–1588。
- LPDDR4 速度高达 2133Mbps,实现经济高效的内存支持。
- 使用 HPS EMIF 与 ARM Cortex 处理器无缝集成。
- 强大的同步功能,适用于使用 12.5Gbps JESD204B的多个数据转换器。
- 使用收发器工具套件对收发器链路进行全面的调试和测试。
- 使用视频和视觉处理 (VVP) IP 套件进行高分辨率图像和视频处理。
Agilex™ 5 IP 更新
- LTPI 简介:DC-SCM 2.0 的下一代协议,为无缝低速信号隧道提供更高的带宽和可扩展性。
- 使用动态重配置 - PMA-D 实时调整多个配置。
- 适用于 PCIe 3.0/4.0 x2/x4 的多通道直接内存访问 (MCDMA),支持 RP 和 EP。
- 与以太网 TSN @ 10M/100M/1/2.5 G + SGMI 进行确定性低延迟通信。
- Agilex 5 D 系列引入的每串行通道 Interlaken @ 12.5Gbps。
- JESD204B UTK 支持时速率高达 17.16Gbps。
- 双单工模式中包含JESD204C协议。
关于 Quartus® Prime 设计软件的常见问题解答
借助 Quartus® Prime 软件,可以快速将 Altera® FPGA、SoC 和 CPLD 设计变为现实。它提供了所需工具和功能特性,在从设计输入和合成到优化、验证和模拟的每个步骤中为您提供帮助。请查看 Quartus Prime 软件手册,了解更多详细信息。
Quartus® Prime 专业版软件和标准版软件需要付费许可,而精简版免许可。固定节点订阅支持访问 Pro Edition 和 Standard Edition 以及 Questa*-Altera® FPGA Edition,并提供一年维护。要获得许可,请访问我们的 FPGA许可支持中心。
如果您准备购买许可或需要高级 FPGA 和 SoC 功能(例如支持 Agilex™、Stratix® 10、Arria® 10 和 Cyclone® 10 LP 设备家族),请先从 我们的 FPGA许可支持中心。
要开始使用 Quartus® Prime 精简版软件免费版或下载许可版本,请前往 Quartus Prime 软件下载。
即刻扫描二维码,添加【英特尔商用小助手】,享专属客服一对一服务!我们将为您推送优质行业案例和技术解决方案,以及最新会议及课程信息。另外,更有机会赢取英特尔周边礼品!快来关注!