仅对英特尔可见 — GUID: lri1491348795602
Ixiasoft
5.3.1. Vendor Specific Capability Header Register(供应商指定功能头寄存器)
5.3.2. Vendor Specific Header Register(供应商指定头寄存器)
5.3.3. Intel Marker Register(标记符寄存器)
5.3.4. User Configurable Device/Board ID Register(用户可配置器件/电路板ID寄存器)
5.3.5. CvP Status Register(CvP状态寄存器)
5.3.6. CvP Mode Control Register(CvP模式控制寄存器)
5.3.7. CvP Data Registers(CvP数据寄存器)
5.3.8. CvP Programming Control Register(CvP编程控制寄存器)
5.3.9. CvP Credit Register(CvP信用寄存器)
仅对英特尔可见 — GUID: lri1491348795602
Ixiasoft
3.2. 多个Endpoints
使用多端点拓扑通过 PCIe* 交换机配置多个FPGA。该拓扑可为通过 PCIe* 链路选择配置和更新器件提供灵活性。在该拓扑中可将任意数量的FPGA连接到主机。
PCIe* 切换控制通过 PCIe* 链接到达FPGA中目标 PCIe* 端点的内核映像。必须确保根端口能响应 PCIe* 交换机并将配置事务导向指定端点,这些端点是由 PCIe* 交换机基于端点的总线/器件/功能地址而指定。
图 4. 多Endpoint拓扑