ID
683617
日期
11/06/2017
Public
仅对英特尔可见 — GUID: nik1398706768037
Ixiasoft
2.7.1. PIPE的收发器通道数据通路
2.7.2. 所支持的PIPE特性
2.7.3. 如何连接PIPE Gen1、Gen2和Gen3模式的TX PLL
2.7.4. 如何在Arria 10收发器中实现PCI Express* (PIPE)
2.7.5. PIPE的Native PHY IP参数设置
2.7.6. PIPE的fPLL IP参数内核设置
2.7.7. PIPE的ATX PLL IP参数内核设置
2.7.8. PIPE的Native PHY IP端口
2.7.9. PIPE的fPLL端口
2.7.10. PIPE的ATX PLL端口
2.7.11. 到TX去加重的预置映射
2.7.12. 如何对PIPE配置布局通道
2.7.13. Gen3数据速率的PHY IP Core for PCIe* (PIPE)链路均衡
2.7.14. 使用收发器套件(TTK)/系统控制台/重配置接口进行手动调节 Arria® 10 PCIe设计(Hard IP(HIP)和PIPE) (仅用于调试)
2.9.1.1. 如何在Arria 10收发器中实现Basic (Enhanced PCS)和Basic with KR FEC收发器配置规则
2.9.1.2. Basic (Enhanced PCS)和Basic with KR FEC的Native PHY IP参数设置
2.9.1.3. 如何在Basic Enhanced PCS中低延时
2.9.1.4. Enhanced PCS FIFO操作
2.9.1.5. TX Data Bitslip(TX数据比特滑移)
2.9.1.6. TX数据极性反转
2.9.1.7. RX Data Bitslip(RX数据比特滑移)
2.9.1.8. RX数据极性反转
2.9.2.1. 字对齐器手动模式
2.9.2.2. 字对齐器同步状态机模式
2.9.2.3. RX比特滑移
2.9.2.4. RX极性反转
2.9.2.5. RX比特反转
2.9.2.6. RX字节反转
2.9.2.7. 基本(单宽度)模式下的速率匹配FIFO
2.9.2.8. 速率匹配FIFO基本(双宽度)模式
2.9.2.9. 8B/10B编码器和解码器
2.9.2.10. 8B/10B TX差异控制
2.9.2.11. 如何在基本模式下使能低延时
2.9.2.12. TX比特滑移
2.9.2.13. TX极性倒转
2.9.2.14. TX比特反转
2.9.2.15. TX字节反转
2.9.2.16. 如何在 Arria® 10 收发器中实现Basic,Basic with Rate Match收发器配置规则
2.9.2.17. Basic,Basic with Rate Match配置的Native PHY IP参数设置
6.1. 重新配置通道和 PLL 模块
6.2. 与重配置接口进行交互
6.3. 配置文件
6.4. 多种重配置设置档
6.5. 嵌入重配置流光器
6.6. 仲裁
6.7. 动态重配置的建议
6.8. 执行动态重配置的步骤
6.9. 直接重配置流程
6.10. Native PHY IP或PLL IP内核指导的重配置流程
6.11. 特殊情况的重配置流程
6.12. 更改 PMA 模拟参数
6.13. 端口和参数
6.14. 在多个IP模块之中动态重配置接口合并
6.15. 嵌入式调试功能
6.16. 使用数据码型生成器和检查器
6.17. 时序收敛建议
6.18. 不支持的功能
6.19. Arria® 10 收发器寄存器映射
8.7.1. XCVR_A10_TX_PRE_EMP_SIGN_PRE_TAP_1T
8.7.2. XCVR_A10_TX_PRE_EMP_SIGN_PRE_TAP_2T
8.7.3. XCVR_A10_TX_PRE_EMP_SIGN_1ST_POST_TAP
8.7.4. XCVR_A10_TX_PRE_EMP_SIGN_2ND_POST_TAP
8.7.5. XCVR_A10_TX_PRE_EMP_SWITCHING_CTRL_PRE_TAP_1T
8.7.6. XCVR_A10_TX_PRE_EMP_SWITCHING_CTRL_PRE_TAP_2T
8.7.7. XCVR_A10_TX_PRE_EMP_SWITCHING_CTRL_1ST_POST_TAP
8.7.8. XCVR_A10_TX_PRE_EMP_SWITCHING_CTRL_2ND_POST_TAP
仅对英特尔可见 — GUID: nik1398706768037
Ixiasoft
1. Arria® 10 收发器PHY概述
所作的更新针对于: |
---|
Intel® Quartus® Prime设计套件 17.1 |
本翻译版本仅供参考,如果本翻译版本与其英文版本存在差异,则以英文版本为准。某些翻译版本尚未更新对应到最新的英文版本,请参考本翻译版本仅供参考,如果本翻译版本与其英文版本存在差异,则以英文版本为准。某些翻译版本尚未更新对应到最新的英文版本,请参考英文版本以获取最新信息。 |
本用户指南详细介绍有关 Arria® 10 收发器物理(PHY)层体系结构、PLL、时钟网络和收发器PHY IP。 此外,还提供了专门针对特定协议的详细实现信息,并介绍了收发器通道和PLL的收发器复位和动态重配置等功能。
Intel® Arria® 10 FPGA最多可提供96个GX收发器通道,这些收发器采用集成的先进高速模拟信号调节和时钟数据恢复技术,适合用于芯片到芯片、芯片到模块以及背板收发。
Arria® 10 GX和SX器件所配备的GX收发器通道在用于芯片到芯片收发和背板收发时,所支持的最高数据速率分别为17.4 Gbps和12.5 Gbps。
Arria® 10 GT器件最多可配备6个GT收发器通道,这些通道在用于短距离芯片到芯片收发和芯片到模块收发时最高可支持25.8 Gbps的数据速率。此外,GT器件还配备GX收发器通道,这些通道用于芯片到芯片收发最高都可支持17.4 Gbps的数据速率,用于背板收发最高都可支持12.5 Gbps的数据速率。如果6个GT通道全部用于GT模式中,那么GT器件还会有多达54个GX收发器通道。
针对功耗敏感型关键设计, Arria® 10 收发器支持低功耗模式,这种模式下芯片到芯片的数据收发速率最高可达11.3 Gbps。对于两侧均有收发器的GX器件,可以在标准模式和低功耗模式下分别操作每一侧。通过过采样,您可以实现低于1.0 Gbps的发送和接收数据速率。
器件种类 | 标准功耗模式 1 , 2 | 低功耗模式 1 , 2 | |
---|---|---|---|
芯片到芯片 | 背板 | 芯片到芯片 | |
SX 3 | 1.0 Gbps至17.4 Gbps | 1.0 Gbps至12.5 Gbps | 1.0 Gbps至11.3 Gbps |
GX3 | 1.0 Gbps至17.4 Gbps | 1.0 Gbps至12.5 Gbps | 1.0 Gbps至11.3 Gbps |
GT 4 | 1.0 Gbps至17.4 Gbps | 1.0 Gbps至12.5 Gbps | 1.0 Gbps至11.3 Gbps |
注: 该器件的数据速率取决于器件速度等级。如需详细了解可用的速度等级和所支持的数据速率,请参考 Intel® Arria® 10 器件数据表。
1 要在标准功耗模式和低功耗模式下以指定的数据速率操作GX收发器通道,请分别采用对应的内核电源和外设电源。有关更多详情,请参阅Arria 10器件数据手册。
2 发送器和接收器的最小操作数据速率是1.0 Gbps。对低于1.0 Gbps的发送器数据速率,过采样必须应用在发送器上。对低于1.0 Gbps的接收器数据速率,过采样必须应用在接收器上。
3 对于SX和GX器件种类,最高收发器数据速率被指定对应于最快(-1)的收发器速度等级。
4 对于GT器件种类,最高收发器数据速率被指定对应于(-1)收发器速度等级。
5 由于GT收发器通道的设计宗旨就是提供峰值性能,因此它们没有低功耗操作模式。