仅对英特尔可见 — GUID: nik1412473923794
Ixiasoft
1.10. 使用SignalTap II
参考设计封装还包含.stp文件。SignalTap II文件可提供本设计的运行信息。SignalTap II包含来自应用逻辑的关键信号。DMA读和写模块中的init信号在传输开始时转变为0。可将init信号作为SignalTap II文件中的触发器以采集数据。
Tx_st_ready0和和 rx_st_valid0表示链路利用率和吞吐量。在传输方向中,tx_st_ready0信号的频繁置低通常说明IP内核未从PCI Express链路远端的器件接收到足够的信用。也可能说明x4链路已训练为x1。接收反方向中,rx_st_valid0的置低表明IP内核未接收到足够数据。