仅对英特尔可见 — GUID: rbr1486035361576
Ixiasoft
Intel® Cyclone® 10 GX器件的主要优势
Intel® Cyclone® 10 GX特性汇总
Intel® Cyclone® 10 GX可用选项
Intel® Cyclone® 10 GX最大资源
Intel® Cyclone® 10 GX封装规划
Intel® Cyclone® 10 GX器件的I/O纵向移植
自适应逻辑模块
精度可调DSP模块
嵌入式存储器模块
时钟网络和PLL时钟源
FPGA通用I/O
外部存储器接口
PCIe Gen1和Gen2 Hard IP
用于Interlaken和10 Gbps以太网的增强型PCS Hard IP
低功耗串行收发器
1.16. 动态重配置
增强配置和通过协议配置
SEU错误检测和校正
电源管理
增量式编译
Intel® Cyclone® 10 GX器件概述的文档修订历史
仅对英特尔可见 — GUID: rbr1486035361576
Ixiasoft
小数综合PLL
通过使用小数综合PLL可以:
- 减少电路板上所需振荡器的数量
- 通过综合来自单个参考时钟源的多个时钟频率,进而减少器件中所使用的时钟管脚数量
小数综合PLL支持下列功能:
- 收发器CMU和Advanced Transmit(ATX,高级发送)PLL的参考时钟频率综合
- 时钟网络延迟补偿
- 零延迟缓冲
- 收发器的直接发送时钟
- 可独立配置成两种模式:
- 与通用PLL等效的常规整数模式
- 具有第3阶delta-sigma调制的增强型小数模式
- PLL级联