文章 ID: 000100928 内容类型: 错误讯息 上次审核日期: 2025 年 04 月 07 日

对三速以太网FPGA IP 的设计示例进行硬件测试时,为什么通过 JTAG 读取/写入寄存器会返回垃圾值?

环境

  • 英特尔® Quartus® Prime Pro Edition
  • 三速以太网英特尔® FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    由于 Quartus® Prime Pro Edition 软件 25.1 版本存在一个问题, basic.tcl 文件中的硬编码 JTAG 主值会导致 TCL 脚本覆盖用户选择的 JTAG 主值,从而导致寄存器读写错误/无效,从而导致垃圾值。

    解决方法

    要变通解决此问题并确保在寄存器读取和写入作期间使用用户选择的正确 JTAG 主机,请执行以下步骤:

    1. 将文件 <design_example_dir>/hardware_test_design/hwtest/agx/2xtbi_pma/basic/basic.tcl 替换为附件中的新 basic.tcl 文件。

    2. 使用修改后的脚本文件运行设计示例的硬件测试。

    该问题将在 Quartus® Prime Pro Edition 软件的未来版本中修复。

    相关产品

    本文适用于 2 产品

    全部显示

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。