将 HDMI Arria® 10 FPGA IP 设计示例从仍使用 Nios® II 处理器的先前 Quartus® Prime 标准版迁移到 Quartus® Prime 标准版 24.1 时,您可能会在编译过程中看到以下错误。
错误:PLL 上的RST_N端口未正确连接实例 hdmi_tx_top:u_hdmi_tx_top|pll_hdmi:u_iopll_tx|pll_hdmi_altera_iopll_241_5hi4oia:iopll_0|altera_iopll:altera_iopll_i|twentynm_iopll_ip:twentynm_pll|iopll_inst。PLL 上的复位端口必须连接。如果 PLL 由于任何原因失去锁定,您可能需要手动重置 PLL,以便重新建立与参考时钟的锁定。信息:必须连接
Nios® II处理器不再包含在 Quartus® Prime 标准版 24.1 中;它已停产。
要解决此问题,请更新设计以使用 Nios® V 处理器。