文章 ID: 000100829 内容类型: 错误讯息 上次审核日期: 2025 年 03 月 27 日

为什么 Arria® 10 HDMI FPGA IP 设计示例极性反转设置不会影响生成的 RTL?

环境

  • 英特尔® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    由于使用 Quartus® Prime Pro Edition 软件 23.4 版本的Arria® 10 FPGA HDMI FPGA IP 设计示例中的问题,HDMI RX PHY 的极性反转设置不会影响生成的 RTL。

    解决方法

    对于 Quartus® Prime Pro Edition 软件版本 23.4,可提供修复该问题的补丁程序。
    从以下相应链接下载并安装 0.63 补丁。

    启用极性反转的步骤:

    1. 应用补丁

    2. 生成设计示例

    3. 在 IP GUI 中编辑 ./rtl/ip/nios/intel_hdmi_rx_phy.ip ,并根据用户需求设置参数

    4. 点击“生成 HDL”重新生成 IP

    5. 编译设计

    6. 在硬件中运行

    该问题计划在 Quartus® Prime Pro Edition 软件的未来版本中修复。

    相关产品

    本文适用于 1 产品

    全部显示

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。