文章 ID: 000095694 内容类型: 错误讯息 上次审核日期: 2024 年 04 月 09 日

错误 (19120):PR 分区 'partition_name' 的输入 'clk' 不能同时具有全局和本地扇出。为全局和本地扇出创建单独的输入端口。

环境

  • 英特尔® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    在 Quartus® Prime Pro Edition 软件 23.2 版及更高版本中,当使用全局信号资源路由的信号用作需要传输到本地路由的软逻辑的输入(例如,LUT 中实现的时钟多路复用器)时,您可能会看到此错误。此错误仅发生在 Agilex™ 7 F/I 系列 FPGA 设备中。

    部分重构 (PR) 分区中不允许使用全局路由信号驱动此类软逻辑。

    解决方法

    为避免此错误,请将 PR 分区处信号的入口端口分为两个入口端口:一个端口可以保持本地路由,另一个端口可以全局路由。

    请注意,用于在 PR 区域中驱动 M20K RAM 的时钟必须在 Agilex™ 7 F/I 系列 FPGA 设备中全局路由,因此它们必须保留在全球路由的资源上。

    这种情况在 PR 分区中是不允许的,它会导致本地/全局扇出错误。

    应如下图所示修复该问题。

    该问题计划在 Quartus® Prime Pro Edition 软件的未来版本中修复。

    相关产品

    本文适用于 2 产品

    全部显示

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。