文章 ID: 000078787 内容类型: 错误讯息 上次审核日期: 2021 年 08 月 28 日

关键警告 (10169):Verilog HDL 警告(alt_mem_ddrx_controller.v(495):阵列端口的端口和数据声明"afi_rrank">"afi_wrank"不指定每个尺寸的相同范围

环境

  • 英特尔® Quartus® II 订阅版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明 在使用带有 ALTMEMPHY IP 版本 12.0 的 DDR2 SDRAM 接口实施 DDR2 SDRAM 高性能控制器 II 时,您可能会看到此关键警告。 afi_rrank afi_wrank 由于参数未正确传递,与端口大小声明不匹配。但是,它不会影响该功能,因为 afi_rrank 该功能 afi_wrank 不在 DDR2 控制器中使用。
    解决方法

    Quartus® II 软件 12.1 及更高版本解决了这一问题。

    相关产品

    本文适用于 10 产品

    Arria® II GX FPGA
    Cyclone® III FPGA
    Cyclone® III LS FPGA
    Cyclone® IV E FPGA
    Cyclone® IV GX FPGA
    Stratix® III FPGA
    Stratix® IV E FPGA
    Stratix® IV GT FPGA
    Stratix® IV GX FPGA
    Arria® II GZ FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。