Arria®10® 设计,如果符合 EMIF 重置引脚共享设计要求,在同一 I/O 列中包含多个 EMIF 内核 IP,将面临 fitter 错误。
Quartus fitter 编译过程将显示以下错误消息。
Error (14566):由于与现有限制的冲突,Fitter 无法放置 1 个外围组件 (1 IO_AUX)。
要将多个 EMIF IP 放置在同一 I/O 列中,用户必须确保每个单个接口的全局重置信号 (global_reset_n) 都来自同一输入引脚或信号。
Arria®10® 设计,如果符合 EMIF 重置引脚共享设计要求,在同一 I/O 列中包含多个 EMIF 内核 IP,将面临 fitter 错误。
Quartus fitter 编译过程将显示以下错误消息。
Error (14566):由于与现有限制的冲突,Fitter 无法放置 1 个外围组件 (1 IO_AUX)。
要将多个 EMIF IP 放置在同一 I/O 列中,用户必须确保每个单个接口的全局重置信号 (global_reset_n) 都来自同一输入引脚或信号。
1
在此网站发表的所有帖子以及对网站内容的使用均受 Intel.com 使用条款的约束。
本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。