英特尔® Arria® 10 FPGA - 适用于 Nios® V/m 处理器的简洁插槽服务器设计

英特尔® Arria® 10 FPGA - 适用于 Nios® V/m 处理器的简洁插槽服务器设计

791231
8/31/2023

介绍

此示例设计演示了与开发主机 PC 上的 telnet 客户端的通信。

设计详情

设备产品家族

Intel® Arria® 10 SX 660 FPGA 10AS066N3F40E2SG

Quartus 版本

英特尔® Quartus® Prime Pro Edition

其他标记

Validated in Quartus and Board

IP 内核 (3)
IP 内核 IP 内核类别
Nios V/m Processor Intel FPGA IP EmbeddedProcessor
Triple-Speed Ethernet Intel FPGA IP Ethernet
Transceiver ATX PLL Intel Arria 10/Cyclone 10 FPGA IP TransceiverPLL

详细说明

通过一个简单的 TCP/IP 套接字服务器示例,telnet 客户端提供了一种通过 TCP/IP 套接字向开发板上运行的以太网连接的 μC/TCP-IP 发出命令的便捷方式。套接字服务器示例接收通过 TCP/IP 连接发送的命令,并根据命令打开和关闭 LED。该示例包含一个套接字服务器任务,该任务侦听 TCP/IP 端口上的命令并将这些命令分派给一组 LED 管理任务。



有关设计的详细信息,请参阅文档。

在 Quartus Prime 软件 GUI 中准备设计模板

注意:下载设计示例后,必须准备设计模板。您下载的文件为 <project>.par 文件,其中包含设计文件的压缩版本(类似于 .qar 文件)和描述项目的元数据。这些信息的组合构成了一个<项目>.par文件。您只需双击 <project>.par 文件,Quartus 就会启动该项目。有关设计的详细信息,请参阅文档。

设计详情

设备产品家族

Intel® Arria® 10 SX 660 FPGA 10AS066N3F40E2SG

Quartus 版本

英特尔® Quartus® Prime Pro Edition

其他标记

Validated in Quartus and Board