英特尔® Stratix® 10 FPGA – AN881:采用 DDR4 和 HBM2 的 PCIe* 3.0 x16 Avalon®内存映射 DMA 参考设计

英特尔® Stratix® 10 FPGA – AN881:采用 DDR4 和 HBM2 的 PCIe* 3.0 x16 Avalon®内存映射 DMA 参考设计

714476
4/11/2019

介绍

该参考设计展示了 Avalon® 内存映射 (Avalon-MM) 英特尔® Stratix® 10 FPGA 硬 IP+ for PCIe* 的性能,PCIe 是具有两种内存解决方案:外部 (DDR4) 和 HBM2 内存的高性能 DMA 控制器。读取数据移动器将数据从系统内存移动到 Avalon-MM 空间中的外部或 HBM2 内存。写入数据移动器将数据从应用逻辑中的外部或 HBM2 内存移动到 PCIe 空间中的系统内存。

设计详情

设备产品家族

英特尔® Stratix® 10 FPGA 和 SoC FPGA

Quartus 版本

英特尔® Quartus® Prime Pro Edition

Quartus 版本

19.2

IP 内核 (29)
IP 内核 IP 内核类别
Top level generated instrumentation fabric Debug & Performance
Avalon-ST Single Clock FIFO QsysInterconnect
MM Interconnect QsysInterconnect
Memory-Mapped Router QsysInterconnect
Memory-Mapped Traffic Limiter QsysInterconnect
Memory-Mapped Demultiplexer QsysInterconnect
Avalon-MM Slave Translator QsysInterconnect
Avalon-MM Slave Agent QsysInterconnect
Memory-Mapped Burst Adapter QsysInterconnect
Memory-Mapped Multiplexer QsysInterconnect
Avalon-MM Master Agent QsysInterconnect
Avalon-MM Master Translator QsysInterconnect
Reset Controller QsysInterconnect
Avalon-MM Clock Crossing Bridge QsysInterconnect
Altera IOPLL ClocksPLLsResets
AXI Translator HardProcessorComponents
AXI Slave Agent HardProcessorComponents
Stratix 10 External Memory Interfaces Memory Interfaces and Controllers
EMIF Architecture Component for the Stratix 10 Device Family Internal Components
Arria 10 External Memory Interfaces Debug Component ExternalMemoryInterfaces
Avalon-MM Pipeline Bridge QsysInterconnect
alt_mem_if JTAG to Avalon Master Bridge BridgesAndAdaptors
Avalon Packets to Transaction Converter QsysInterconnect
Avalon-ST Channel Adapter QsysInterconnect
Avalon-ST Bytes to Packets Converter QsysInterconnect
Avalon-ST JTAG Interface QsysInterconnect
Avalon-ST Packets to Bytes Converter QsysInterconnect
Avalon-ST Timing Adapter QsysInterconnect
AXI Bridge Memory Mapped

详细说明

在 Quartus Prime 软件 GUI(14.1 及更高版本)中准备设计模板


注意:下载设计示例后,必须准备设计模板。您下载的文件为 <project>.par 文件,其中包含设计文件的压缩版本(类似于 .qar 文件)和描述项目的元数据。这些信息的组合构成了一个<项目>.par文件。在版本 16.0 或更高版本中,您只需双击 <project>.par 文件,Quartus 就会启动该项目。


显示项目模板的第二种方法是通过新建项目向导(文件 -> 新建项目向导)。在第一个面板上输入项目名称和文件夹后,第二个面板将要求您指定空项目或项目模板。选择项目模板。您将看到您之前已加载的设计模板项目列表以及包含各种开发套件的引脚分配和设置的各种“基准引脚分配设计”。如果在列表中没有看到您的设计模板,请单击下面圈出的 安装设计模板 的链接:



浏览至您下载的 <project>.par 文件,单击 Next(下一步),然后单击 Finish,您的设计模板将安装并显示在 Quartus 的 Project Navigator 窗格中。


注意:将设计作为设计模板存储在设计商店中时,之前已针对所述版本的 Quartus 软件进行了回归测试。回归可确保设计模板通过 Quartus 设计流程中的分析/合成/适配/装配步骤。



在 Quartus Prime 软件命令行中准备设计模板


在命令行中,键入以下命令:

quartus_sh --platform_install -package <project directory>/<project>.par


该过程完成后,键入:

quartus_sh --platform -name <project>


设计详情

设备产品家族

英特尔® Stratix® 10 FPGA 和 SoC FPGA

Quartus 版本

英特尔® Quartus® Prime Pro Edition

Quartus 版本

19.2