英特尔® MAX® 10 FPGA – 使用 ADC 工具套件显示设计示例,通过硬件串流捕获 ADC 数据

英特尔® MAX® 10 FPGA – 使用 ADC 工具套件显示设计示例,通过硬件串流捕获 ADC 数据

714426
4/28/2016

介绍

在此设计示例中,您将使用纯硬件流传输来实现 英特尔® MAX® 10 FPGA 模数转换器 (ADC) 硬核知识产权 (IP) 内核。请注意,这是选自 Arrow 的 DECA 研讨会系列实验室的设计。

开发套件

开发套件

设计详情

设备产品家族

英特尔® MAX® 10 FPGA

Quartus 版本

英特尔® Quartus® Prime 标准版

Quartus 版本

16.0

其他标记

Arrow* MAX® 10 DECA

IP 内核 (42)
IP 内核 IP 内核类别
JTAG Debug Link (internal module) ConfigurationProgramming
Avalon-ST Bytes to Packets Converter QsysInterconnect
Avalon-ST Single Clock FIFO QsysInterconnect
Avalon-ST Timing Adapter QsysInterconnect
Avalon-ST JTAG Interface QsysInterconnect
Avalon-ST Packets to Bytes Converter QsysInterconnect
Avalon ST Debug Fabric QsysInterconnect
Avalon-ST Demultiplexer QsysInterconnect
Avalon-ST Dual Clock FIFO QsysInterconnect
Avalon-ST Channel Adapter QsysInterconnect
Altera Management Reset Block Other
Reset Controller QsysInterconnect
Avalon-ST Multiplexer QsysInterconnect
Trace Fabric QsysInterconnect
Avalon-ST Adapter QsysInterconnect
Avalon-ST Data Format Adapter QsysInterconnect
Avalon-MM Pipeline Bridge QsysInterconnect
altera_trace_capture_controller QsysInterconnect
Avalon-ST Pipeline Stage QsysInterconnect
On-Chip Memory (RAM or ROM) OnChipMemory
MM Interconnect QsysInterconnect
Avalon-ST Error Adapter QsysInterconnect
Avalon-MM Slave Agent QsysInterconnect
Avalon-MM Slave Translator QsysInterconnect
Memory-Mapped Demultiplexer QsysInterconnect
Memory-Mapped Multiplexer QsysInterconnect
Memory-Mapped Router QsysInterconnect
Avalon-MM Master Agent QsysInterconnect
Memory-Mapped Traffic Limiter QsysInterconnect
Avalon-MM Master Translator QsysInterconnect
Trace ROM QsysInterconnect
Timestamp monitor QsysInterconnect
transacto_lite SimulationDebugVerification
Altera Modular ADC core ADC
Altera Trace ADC Monitor ADC
Altera Trace ADC Monitor Core ADC
Altera Trace ADC Monitor Width Adapter ADC
altera_trace_monitor_endpoint QsysInterconnect
Altera Modular ADC Control core ADC
Altera Modular ADC Sequencer core ADC
Avalon-ST Splitter QsysInterconnect
Avalon ALTPLL ClocksPLLsResets

详细说明

在 Quartus Prime 软件 GUI(14.1 及更高版本)中准备设计模板


注意:下载设计示例后,必须准备设计模板。您下载的文件为 <project>.par 文件,其中包含设计文件的压缩版本(类似于 .qar 文件)和描述项目的元数据。这些信息的组合构成了一个<项目>.par文件。在版本 16.0 或更高版本中,您只需双击 <project>.par 文件,Quartus 就会启动该项目。


显示项目模板的第二种方法是通过新建项目向导(文件 -> 新建项目向导)。在第一个面板上输入项目名称和文件夹后,第二个面板将要求您指定空项目或项目模板。选择项目模板。您将看到您之前已加载的设计模板项目列表以及包含各种开发套件的引脚分配和设置的各种“基准引脚分配设计”。如果在列表中没有看到您的设计模板,请单击下面圈出的 安装设计模板 的链接:



浏览至您下载的 <project>.par 文件,单击 Next(下一步),然后单击 Finish,您的设计模板将安装并显示在 Quartus 的 Project Navigator 窗格中。


注意:将设计作为设计模板存储在设计商店中时,之前已针对所述版本的 Quartus 软件进行了回归测试。回归可确保设计模板通过 Quartus 设计流程中的分析/合成/适配/装配步骤。



在 Quartus Prime 软件命令行中准备设计模板


在命令行中,键入以下命令:

quartus_sh --platform_install -package <project directory>/<project>.par


该过程完成后,键入:

quartus_sh --platform -name <project>



注意:

* 供应商:艾睿电子的第三方

* ACDS 版本:16.0.0 标准


开发套件

开发套件

设计详情

设备产品家族

英特尔® MAX® 10 FPGA

Quartus 版本

英特尔® Quartus® Prime 标准版

Quartus 版本

16.0

其他标记

Arrow* MAX® 10 DECA